본 발명은 SRM 방식을 이용한 부동 소수점 덧셈 연산기상에서 IEEE 반올림과 덧셈을 동시에 수행하는 부동 소수점 ALU를 제공하기 위한 것으로서, 제 1 분수부 및 제 2 분수부를 바이패스 또는 인버터를 수행한 후 상기 제 1 분수부에 대하여 지수감산부에서 구해진 값만큼 오른쪽 쉬프트를 수행하여 지수를 정렬하거나, 상기 제 1 분수부에 관한 선행 제로를 산출하여 왼쪽 쉬프트를 통해 정규화하고, G, R, Sy를 구하는 지수 정렬/정규화부와, 상기 지수 정렬/정규화부를 통해 출력되는 제 1 분수부와 제 2 분수부에 대한 덧셈 및 반올림 연산부를 포함하도록 구성함으로써, 부동소수점 연산 처리시간의 단축과 하드웨어의 크기를 축소시킬 수 있으며, SRM의 하드웨어를 그대로 사용할 수 있다. 부동 소수점 ALU 연산, SRM, IEEE 반올림, 부동 소수점 덧셈기, CR 연산